|
請(qǐng)注意以下連接: 1. 控制串行/并行的管腳: ICR_MODE (P1.0) 連接 LD3320 芯片的 MD 高電平為 SPI 方式,低電平為并行方式。 用戶選擇好一種合適自己的方式后,最好以后不要變來變?nèi)ァ?所以實(shí)際系統(tǒng)里這個(gè)管腳可以固定接高或者低。
2. 和串行 SPI 方式關(guān)聯(lián)的管腳: C51_WR(P3.6)連接 LD3320 芯片的 SPIS, 低電平為 SPI 有效。 C51_AD0(P0.0)連接 LD3320 芯片的 SDI。 C51_AD1(P0.1)連接 LD3320 芯片的 SDO。 C51_AD2(P2.0)連接 LD3320 芯片的 SDCK。
3. 和并行總線方式關(guān)聯(lián)的管腳: C51_AD0 ~ C51_AD7 連接 LD3320 芯片的 P0~P7。 C51_A8(P2.0)連接 LD3320 芯片的 A0。 C51_A14(P2.6)連接 LD3320 芯片的 CSB。 C51_WR(P3.6)連接 LD3320 芯片的 WRB。 C51_RD(P3.7)連接 LD3320 芯片的 RDB
芯片的開發(fā)板上寫了連接方法,我看你的連接像是軟件模擬SPI方式啊 |
|