|
本帖最后由 1339337425 于 2019-8-30 15:07 編輯
今年電賽終于結(jié)束了,我們組選的D題,最后得了一個(gè)省一等獎(jiǎng)(沒有去進(jìn)行綜合測(cè)評(píng),屬于比較次的省一,大佬別噴,只有這水平 )
我們組3個(gè)人基礎(chǔ)都比較差,都是今年才開始學(xué)習(xí)電賽的知識(shí)的,電賽前的模擬訓(xùn)練每次都只能做出基礎(chǔ)部分的一兩小點(diǎn),對(duì)于這個(gè)成績(jī)我們特別特別滿意哈哈。
在出元器件清單不久,我們老師告訴我們根據(jù)小道消息,今年很有可能會(huì)出一個(gè)和15年一樣的頻譜分析的題,而且?guī)挄?huì)更大,精度要求會(huì)更高。于是乎在電賽前一周我們都在學(xué)習(xí)頻譜分析的知識(shí),再惡補(bǔ)FPGA,準(zhǔn)備了幾個(gè)相關(guān)的模塊。電賽公布題目的時(shí)候,我們組心里是mmp的,最后敲定了做D題,因?yàn)镈題基礎(chǔ)部分相對(duì)其他幾個(gè)題而言算容易的(發(fā)揮部分相對(duì)來(lái)說難,但對(duì)于我們這組基礎(chǔ)最差的來(lái)說就很舒服)。還有兩個(gè)大三的學(xué)長(zhǎng)組選了D題,我們算走他們的路了,他們買啥芯片我們就用啥芯片。我們?nèi)龢O管前端電路就用了兩個(gè)AD637和兩個(gè)0P07(最基礎(chǔ)的芯片)放大電路和兩個(gè)LM7171射極跟隨器。在我們把前端電路完成后,發(fā)現(xiàn)后級(jí)需要用模擬開關(guān),學(xué)長(zhǎng)這時(shí)也給了我們兩片ADG1208,我們才發(fā)現(xiàn)前級(jí)和后級(jí)只要一塊AD637就行了(到最后我們總共用了3塊,還包括了與之對(duì)應(yīng)的放大(或者衰減)還有跟隨),當(dāng)時(shí)只剩一天的時(shí)間了,我們也沒改了,導(dǎo)致我們的作品要比學(xué)長(zhǎng)的大不少。熬了三天夜后終于把作品完善好了,我們只做了基礎(chǔ)題和一點(diǎn)點(diǎn)發(fā)揮部分題。
測(cè)評(píng)當(dāng)天:我們調(diào)試儀器的時(shí)候我們組把三極管的電路元件都換了一遍新的,10分鐘調(diào)試的時(shí)候輸入阻抗只有1600了!我們?cè)趯W(xué)校測(cè)的時(shí)候有2200!我們就一直找原因,找不到,志愿者也阻止我們繼續(xù)調(diào)試了,只有10分鐘時(shí)間。我們當(dāng)時(shí)感覺涼了,我去看其他組測(cè)評(píng)的時(shí)候正好看到了老師的評(píng)測(cè)表,發(fā)現(xiàn)1600也在計(jì)分范圍內(nèi)。哈哈哈哈哈。最后測(cè)試基礎(chǔ)部分絕大部分都拿到分了,發(fā)揮部分也拿了少量的分。
我們作品雖然體積很大,但是還是能基本完成任務(wù)拿到分。發(fā)揮題太難了,代碼水平有限,寫不出來(lái) 。當(dāng)時(shí)我們把基礎(chǔ)題做了已經(jīng)是最后一天快中午了,沒時(shí)間做了。
覺得電賽這幾天特別充實(shí),有干勁,以前也經(jīng)常通宵,也熬得住 。前幾次模擬的只能做出基礎(chǔ)題的一兩小點(diǎn),這次把基礎(chǔ)全做了,也是一種進(jìn)步了。(還有一個(gè)原因就是前幾次訓(xùn)練帶寬至少都是10M以上,我們自己畫的放大器水平有限,達(dá)不到要求...)這次的只有1Khz,輕松放大
代碼就不發(fā)了,我在以前訓(xùn)練的代碼上改的,很多變量沒刪,太亂太亂了,我自己都有些迷糊。 大體就是ADC電壓采集 模擬開關(guān)通道切換 和DDS掃頻
|
-
2.jpg
(4.38 MB, 下載次數(shù): 72)
下載附件
2019-8-30 15:07 上傳
評(píng)分
-
查看全部評(píng)分
|