網上很難找的C8051F040/1/2/3/4/5/6/7 混合信號 ISP FLASH微控制器數據手冊
1.1 CIP-51TM
微控制器核
1.1.1 與 8051 完全兼容
C8051F04x 系列器件采用Silicon Lab的專利 CIP-51微控制器內核。 CIP-51 與MCS-51TM 指令集完全兼容,可以使用標準 803x/805x 的匯編器和編譯器進行軟件開發。CIP-51 內核具有標準 8052的所有外設部件,包括 5 個 16 位的計數器/定時器、兩個全雙工 UART、256 字節內部 RAM、128字節特殊功能寄存器(SFR)地址空間及8/4個8 位寬的 I/O 端口。
1.1.2 速度提高
CIP-51 采用流水線結構, 與標準的8051結構相比指令執行速度有很大的提高。 在標準 8051中,除 MUL 和 DIV 以外所有指令都需要 12 或 24 個系統時鐘周期,最大系統時鐘頻率為 12-24MHz。而對于 CIP-51內核,70%的指令的執行時間為 1或2個系統時鐘周期,只有 4條指令的執行時間大于 4 個系統時鐘周期。
CIP-51 共有 111 條指令。下表列出了指令條數與執行時所需的系統時鐘周期數的關系。
0.png (52.88 KB, 下載次數: 92)
下載附件
2018-5-30 17:51 上傳
0.png (96.29 KB, 下載次數: 76)
下載附件
2018-5-30 17:50 上傳
0.png (88.73 KB, 下載次數: 86)
下載附件
2018-5-30 17:50 上傳
C8051F040/1/2/3/4/5/6/7 高速混合信號 ISP FLASH微控制器
模擬外設
− SAR ADC
12 位(C8051F040/1)
10 位(C8051F042/3/4/5/6/7)
±1LSB INL,保證無失碼
可編程轉換速率,最大 100ksps
13 個外部輸入;單端或差分輸入方式
軟件可編程高電壓差分放大器
可編程放大器增益:16、8、4、2、1、0.5
數據相關窗口中斷發生器
內建溫度傳感器
− 8 位 ADC(僅限于 C8051F040/1/2/3)
可編程轉換速率,最大 500ksps
8 個外部輸入(單端或差分)
可編程放大器增益:4、2、1、0.5
− 兩個 12 位 DAC(僅限于 C8051F040/1/2/3)
可用定時器觸發同步輸出, 用于產生無抖動
波形
− 三個模擬比較器
可編程回差電壓/響應時間
− 電壓基準
− 精確 VDD 監視器和欠壓檢測器
片內 JTAG調試和邊界掃描
− 片內調試電路提供全速、 非侵入式的在片/在系統
調試
− 支持斷點、單步、觀察點、堆棧監視器;可以觀
察/修改存儲器和寄存器
− 比使用仿真芯片、目標仿真頭和仿真插座的仿真
系統有更好的性能
− 符合 IEEE1149.1 邊界掃描標準
− 完全的開發套件
高速 8051微控制器內核
− 流水線指令結構;70%的指令的執行時間為一個
或兩個系統時鐘周期
− 速度可達 25MIPS(使用 25MHz時鐘時)
− 20 個向量中斷源
存儲器
− 4352 字節內部數據 RAM(4K + 256)
− 64KB ( C8051F040/1/2/3/4/5 )或 32KB
(C8051F046/7)FLASH;可以在系統編程,扇
區規模為 512 字節
− 外部 64KB 數據存儲器接口(可編程為復用方式
或非復用方式)
數字外設
− 8 個 8 位寬端口 I/O(C8051F040/2/4/6) ,耐 5V
− 4 個 8 位寬端口 I/O(C8051F041/3/5/7) ,耐 5V
− Bosch 控制器局域網(CAN2.0B) ,可同時使用的
硬件 SMBus(I
2
CTM 兼容)、SPI
TM 及兩個 UART串
行端口
− 可編程的 16 位計數器/定時器陣列,有 6 個捕捉/比較模塊
− 5 個通用 16 位計數器/定時器
− 專用的看門狗定時器;雙向復位引腳
時鐘源
− 內部校準的可編程振蕩器:3 ~ 24.5MHz
− 外部振蕩器:晶體、RC、C 或外部時鐘
− 實時時鐘方式(使用定時器 2、3、4 或 PCA)
供電電壓:2.7 ~ 3.6V
− 多種節電休眠和停機方式
100 腳 TQFP 和 64 腳 TQFP 封裝
− 溫度范圍:-40°C - +85°C
完整的pdf格式文檔51黑下載地址(共292頁):
c8051f040中文資料.pdf
(1.9 MB, 下載次數: 227)
2018-5-30 17:03 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
|