利用真值表與卡諾圖化簡(jiǎn)可直截了當(dāng)?shù)脑?段數(shù)碼顯像管里得到結(jié)果,見附件!
虛擬仿真設(shè)計(jì)7段數(shù)碼管譯碼電路
由于若設(shè)計(jì)0-F的電路所需時(shí)間與操作性價(jià)比不高,故若是設(shè)計(jì)出A-F則既能達(dá)到設(shè)計(jì)的練習(xí)目的又能加以一定量的操作,故在實(shí)驗(yàn)中,課題要求改為設(shè)計(jì)A-F。以下便從思路構(gòu)想到操作成功作報(bào)告。
0.jpg (21.39 KB, 下載次數(shù): 165)
下載附件
2018-5-24 02:06 上傳
1.實(shí)驗(yàn)思路及設(shè)計(jì) 因?yàn)?段數(shù)碼管的a-g輸入各控制一個(gè)數(shù)碼管,故需要對(duì)每一個(gè)輸入進(jìn)行譯碼轉(zhuǎn)換。因此,可根據(jù)A-F的數(shù)顯特征進(jìn)行卡諾圖化簡(jiǎn)出關(guān)于8421輸入的表達(dá)式。 經(jīng)過(guò)長(zhǎng)時(shí)間的化簡(jiǎn): a= G3G2G0’+ G3G2G1+ G3G1G0’ b= G3G2G1’G0+ G3G2’G1G0’ c= G3G2G1’G0+ G3G2’G1 d= G3G2’G1G0+ G3G2G1’+ G3G2G0’ e= G3G2+ G3G1 f= G3G2G0’+ G3G1 g= G3G1
2.實(shí)驗(yàn)操作 故根據(jù)上述表達(dá)式連接電路圖,經(jīng)實(shí)驗(yàn)操作后便得下列結(jié)果: A: B: C: D:
E: F:
完整的Word格式文檔51黑下載地址:
實(shí)驗(yàn).doc
(1.03 MB, 下載次數(shù): 12)
2018-5-23 19:49 上傳
點(diǎn)擊文件名下載附件
下載積分: 黑幣 -5
|