RISC-V簡介:
厭倦了當下的計算機芯片的局限性及其相關的知識產權限制,加州大學伯克利的一個研究小組,正在推動一個開源的替代方案。RISC-V指令集架構最初是開發用來幫助大學計算機架構的教學,但是,現在它的開發者想將它變成主流,幫助推動云計算和物聯網等發展。
RISC-V 的開發者之一是David Patterson,他也在80年代參與制作了RISC 指令集。主流芯片架構(英特爾和ARM)都受專利保護,而即便付了授權費,指令集也十分復雜,需要很大的工作量才能讓其適應具體的工作需求。而RISC-V做到了開源,免除了昂貴的授權費。這個新的指令集叫做RISC-V,“V”包含兩層意思,一是這是Berkeley從RISC I開始設計的第五代指令集架構,二是它代表了變化(variation)和向量(vectors)。
產品規格
MCU - SiFive Freedom E310(FE310)32位RV32IMAC處理器@最高320+ MHz(1.61 DMIPS / MHz)
存儲 - 128-Mbit SPI閃存(ISSI IS25LP128)
擴展 - 帶有JTAG,GPIO,PWM,SPI,UART,5V,3.3V和GND的兩個14引腳接頭
雜項 - 1個復位按鈕,16 MHz晶振
電源 - 通過頭上的引腳1 5V; 工作電壓:3.3 V和1.8 V
尺寸 - 38 x 18毫米(估計)
許可證 - CERN開放硬件許可證v1.2
Fq5RVcLjl_qGZkAgHXzUuwGOZQ8M.png (205.02 KB, 下載次數: 37)
下載附件
2018-3-14 14:00 上傳
電路圖:
PCB.png (332.79 KB, 下載次數: 39)
下載附件
2018-3-14 14:01 上傳
0.png (56.3 KB, 下載次數: 47)
下載附件
2018-3-14 17:11 上傳
全部資料51hei下載地址:
源碼.zip
(1.82 MB, 下載次數: 23)
2018-3-14 14:00 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
|